微机原理--主存储器.ppt

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第六章 主存储器 存储器就是用来存储程序和数据的,程序和数据都是信息的表现形式。按照存取速度和用途可把存储器分为两大类:内存储器(简称内存,又称主存储器)和外存储器。内外存关系类似人脑与笔记本关系:内存直接和CPU及输入输出设备打交道。容量小,速度快,价格高。外存间接和CPU联系。存储速度慢,存储容量大,价格相对低,程序需用时可由外存调到内存,用完存到外存。 6.1.2 ROM的种类 掩膜ROM 可擦除可编程的ROM(EPROM) 电可擦可编程ROM(EEPROM) 6.2 读写存储器RAM 6.2.1基本存储电路 1六管静态存储电路 3地址译码方式 CPU与存储器连接应注意的问题 1.CPU总线的带负载能力 2.CPU的时序与存储器的存取速度之间的配合 3.存储器的组织、地址分配与片选问题 4 .控制信号的连接 (注意片选端CS、CE作为地址信号) 译码方式比较 6.4 只读存储器(ROM) 掩膜ROM 可擦除可编程的ROM(EPROM) 电可擦可编程ROM(EEROM) 6.4.1 掩膜ROM 1、字译码结构 6.4.2 可擦除可编程的ROM(EPROM) 1.基本存储电路 2.EPROM实例 宇瞻Apacer 256MB UNB PC3200(DDR400)*2 富豪 小金龙DDR500 256MB*2 金邦DDR400 256MB*2 胜创(kingmax)DDR500 512MB * 2 2、复合译码结构 图 EPROM的结构示意图 燕山大学电气工程学院自动化教研室 第6章 主存储器 第七章 中断 燕山大学电气工程学院自动化教研室 陈志旺制作 存储器类型 PC存储系统 6.1.1 RAM的种类 1、单译码方式 双译码存储器电路 4、一个实际静态RAM的例子 练习 1、某存储体采用双译码方式,有16根字线(x线),8根位线(y线),问: (1)共有多少位(b); (2)共有多少字节(B); (3)有多少根地址线; (4)若采用单译码方式,需用多少字线、多少地址线; 图 用1024×1位的芯片组成1KB RAM的方框图 存储器容量: 2 10 =1024B=1KB=1024×8b 地址范围: A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 选中单元 0 0 0 0 0 0 0 0 0 0(0000H) 0 0 0 0 0 0 0 0 0 0 1(0001H) 1 0 0 0 0 0 0 0 0 1 0(0002H) 2 0 0 0 0 0 0 0 0 1 1(0003H) 3 0 0 0 0 0 0 0 1 0 0(0004H) 4 . . . 1 1 1 1 1 1 1 1 1 1(0FFFH) 1K-1 图 用256×4位的芯片组成1K RAM的方框图 Y0 Y1 Y2 Y3 Y1 页:能够进行字节操作的存储芯片(组) 译码规则(二四译码) A8 A9 Y0 Y1 Y2 Y3 0 0 1 0 0 0 0 1 0 1 0 0 1 0 0 0 1 0 1 1 0 0 0 1 线选法:单片机的单根地址线直接接到外部电路芯片 (设备)的片选端。特点:接线简单,地址重叠较多,地址空间没有得到充分利用,当单片机外围芯片较少时采用。 译码法:用译码器将单片机的(高位)地址线进行译码,译码输出信号作为外部电路芯片(设备)的片选信号。特点:需要硬件(译码器),电路稍复杂,但地址空间可以得到充分利用,地址重叠少。 全译码:所有(高位)地址线全部参与译码,没有地址重叠问题。 部分译码:部分(高位)地址线全部参与译码,有部分地址重叠。 什么时候会发生地址重叠—当存在未用到的地址线时发生。因为这些地址线可设为“1”,也可设为“0”。 图 用2

文档评论(0)

精品资料 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档