9-IC制造工艺概况.ppt

  1. 1、本文档共49页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* * * * p-well Formation 1)第二层掩膜 2) P井注入(高能) 3)退火 Figure 9.9 p+ Silicon substrate Boron implant Photoresist 1 p- Epitaxial layer Oxide 3 n-well 2 p-well 二、浅曹隔离工艺 A STI 槽刻蚀 1)隔离氧化 2)氮化物淀积 3)第三层掩膜 4)STI槽刻蚀 (氮化硅的作用:坚固的掩膜材料,有助于在STI氧化物淀积过程中保护有源区;在CMP中充当抛光的阻挡材料。) Figure 9.10 +Ions Selective etching opens isolation regions in the epi layer. p+ Silicon substrate p- Epitaxial layer n-well p-well 3 Photoresist 2 Nitride 4 1 Oxide STI trench B STI Oxide Fill 1)沟槽衬垫氧化硅 2)沟槽CVD氧化物填充 Figure 9.11 p-well Trench fill by chemical vapor deposition 1 Liner oxide p+ Silicon substrate p- Epitaxial layer n-well 2 Nitride Trench CVD oxide Oxide C STI Formation 1)浅曹氧化物抛光(化学机械抛光) 2)氮化物去除 Figure 9.12 p-well 1 2 Planarization by chemical-mechanical polishing STI oxide after polish Liner oxide p+ Silicon substrate p- Epitaxial layer n-well Nitride strip 三、Poly Gate Structure Process 晶体管中栅结构的制作是流程当中最关键的一步,因为它包含了最薄的栅氧化层的热生长以及多晶硅栅的形成,而后者是整个集成电路工艺中物理尺度最小的结构。 1)栅氧化层的生长 2)多晶硅淀积 3)第四层掩膜 4)多晶硅栅刻蚀 Figure 9.13 p+ Silicon substrate Gate oxide 1 2 p- Epitaxial layer n-well p-well Polysilicon deposition Poly gate etch 4 3 Photoresist ARC 四、轻掺杂源漏注入工艺 随着栅的宽度不断减小,栅下的沟道长度也不断减小。这就增加源漏间电荷穿通的可能性,并引起不希望的沟道漏电流。LDD工艺就是为了减少这些沟道漏电流的发生。 A n- LDD Implant 1)第五层研磨 2) n-LDD注入(低能量,浅结) Figure 9.14 p+ Silicon substrate p- Epitaxial layer n-well p-well n- n- n- 1 Photoresist mask Arsenic n- LDD implant 2 B p- LDD Implant 1)第六层掩膜 2)P- 轻掺杂漏注入(低能量,浅结) Figure 9.15 p+ Silicon substrate p- Epitaxial layer n-well p-well Photoresist Mask 1 p- p- Photoresist mask 1 n- n- 2 BF p- LDD implant 2 p- n- 五、侧墙的形成 侧墙用来环绕多晶硅栅,防止更大剂量的源漏(S/D)注入过于接近沟道以致可能发生的源漏穿通。 1)淀积二氧化硅 2)二氧化硅反刻 Figure 9.16 +Ions p+ Silicon substrate p- Epitaxial layer n-well p-well p- p- 1 Spacer oxide Side wall spacer 2 Spacer etchback by anisotropic plasma etcher p- n- n- n- 六、源/漏注入工艺 A n+ Source/Drain Implant 1)第七层掩膜 2)n+源/漏注入 Figure 9.17 p+ Silicon substrate p- Epitaxial layer n-well p-well n+ Arsenic n+ S/D implant 2 Photoresist

文档评论(0)

119220 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档