专升本电工触发器和时序逻辑电路.ppt

  1. 1、本文档共41页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
专升本电工触发器和时序逻辑电路

21.1 双稳态触发器 21.1.1 R-S 触发器 21.1.4 触发器逻辑功能的转换 21.2 寄存器 21.2.1 数码寄存器 21.2.2 移位寄存器 21.3 计数器 21.3.2 十进制计数器 十进制计数器: 计数规律:“逢十进一”。它是用四位二进制数表示对应的十进制数,所以又称为二-十进制计数器。 四位二进制可以表示十六种状态,为了表示十进制数的十个状态,需要去掉六种状态,具体去掉哪六种状态,有不同的安排,这里仅介绍广泛使用 8421编码的十进制计数器。 1.同步十进制计数器 下一页 返回 上一页 退出 章目录 电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存贮记忆功能的电路称为时序逻辑电路。 时序逻辑电路的特点: 下面介绍双稳态触发器,它是构成时序电路的基本逻辑单元。 第21章 触发器和时序逻辑电路 特点: 1. 有两个稳定状态“0”态和“1”态; 2. 能根据输入信号将触发器置成“0”或“1”态; 3. 输入信号消失后,被置成的“0”或“1”态能保存 下来,即具有记忆功能。 双稳态触发器: 是一种具有记忆功能的逻辑单元电路,它能储存一位二进制码。 Q Q G1 G2 SD RD 两互补输出端 1. 基本 R-S 触发器 两输入端 正常情况下, 两输出端的状态 保持相反。通常 以Q端的逻辑电 平表示触发器的 状态,即Q=1, Q=0时,称为“1” 态;反之为“0” 态。 反馈线 基本 R-S 触发器状态表 逻辑符号 RD(Reset Direct)-直接置“0”端(复位端) SD(Set Direct)-直接置“1”端(置位端) Q Q SD RD SD RD Q 1 0 0 置0 0 1 1 置1 1 1 不变 保持 0 0 同时变 1后不确定 功能 低电平有效 可控RS状态表 0 0 S R 0 1 0 1 0 1 1 1 不定 Qn+1 Qn Qn—时钟到来前触发器的状态 Qn+1—时钟到来后触发器的状态 逻辑符号 Q Q S R CP SD RD CP高电平时触发器状态由R、S确定 例:画出可控 R-S 触发器的输出波形 R S CP 不定 不定 可控 R-S状态表 CP高电平时触发器状态由R、S确定 Q Q 0 1 0 0 S R 0 1 0 1 0 1 1 1 不定 Qn+1 Qn J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn JK触发器状态表 (保持功能) (置“0”功能) (置“1”功能) (计数功能) C下降沿触发翻转 SD 、 RD为直接置 1、置 0 端,不受时钟控制,低电平有效,触发器工作时SD 、 RD应接高电平。 逻辑符号 CP Q J K SD RD Q 例:JK 触发器工作波形 CP J K Q 下降沿触发翻转 D触发器状态表 D Qn+1 0 1 0 1 上升沿触 发翻转 逻辑符号 D CP Q Q RD SD CP上升沿前接收信号,上降沿时触发器翻转,( 其Q的状态与D状态一致;但Q的状态总比D的状态变化晚一步,即Qn+1 =Dn;上升沿后输入 D不再起作用,触发器状态保持。 即(不会空翻) 结论: 例:D 触发器工作波形图 CP D Q 上升沿触发翻转 1. 将JK触发器转换为 D 触发器 当J=D,K=D时,两触发器状态相同 D触发器状态表 D Qn+1 0 1 0 1 J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn JK触发器状态表 D 1 CP Q J K SD RD Q 仍为下降沿 触发翻转 2. 将JK触发器转换为 T 触发器 T C

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档