微机原理Comp9.3.pptVIP

  1. 1、本文档共47页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理Comp9.3

每个8237A芯片有4个DMA通道,就是有4个DMA控制器 每个DMA通道具有不同的优先权 每个DMA通道可以分别允许和禁止 每个DMA通道有4种工作方式 一次传送的最大长度可达64KB 多个8237A芯片可以级连,扩展通道数 9.3.1 8237A的内部结构和引脚 内部结构和外部引脚都相对比较复杂 应用观点,内部主要由两类寄存器组成 通道寄存器 控制和状态寄存器 1. 请求与响应信号 DREQ0~DREQ3 :DMA通道请求。当外设需要请求DMA服务时,将DRQ信号置成有效电平,并要保持到产生响应信号。 DACK0~DACK3:DMA通道响应。8237A使请求服务的通道产生相应的DMA响应信号。 HRQ:保持总线请求,输出,高电平有效。8237A输出有效的HRQ高电平,向CPU申请使用系统总线。 HLDA:保持总线响应,输入,高电平有效。8237A接受来自CPU的响应信号HLDA,取得了总线的控制权。 2. DMA传送控制信号 A3~A0——输入/输出地址线。 当8237A处于从属状态时,这是由CPU向8237A输入的低4位地址码,用来寻址8237A中的某个端口。 当8237A处于主控状态时,这是8237A向存储器输出的低4位地址码。 A4~A7:地址输出线。输出低4位存储器地址 2. DMA传送控制信号 A0~A7:地址线。输出低8位存储器地址。 DB0~DB7:双向数据线。输出高8位存储器地址;存贮器与存贮器的传送期间,用于数据传送。 ADSTB:地址选通信号,输出,高电平有效。DMA传送开始时,输出高有效,把在DB0~DB7上输出的高8位地址锁存在外部8212锁存器中,用作8212 STB的选通信号。 AEN:地址允许,输出,高电平有效。将锁存的高8位地址送入系统总线,与芯片此时输出的低8位地址组成16位存储器地址。同时可用它去封锁CPU使用低8位数据总线和控制总线。 2. DMA传送控制信号(续) IOR*:输入/输出读控制信号,双向三态,低电平有效。 当8237A处于从属状态时,I/OR为输入线,是CPU向8237A发出的读命令,可读取8237A中某个通道内某个寄存器的内容。 当8237A处于主控状态时,I/OR为输出线,是8237A向外部设备发出的读命令,可从外部设备中读取数据。 IOW*:输入/输出写控制信号,双向、三态,低电平有效 当8237A处于从属状态时,I/OW为输入线,是CPU向8237A发出的写命令,可向8237A写入控制字或通道数据。 当8237A处于主控状态时,I/OW为输出线,是8237A向外部设备发出的写命令,可向外部设备写入数据。 。 2. DMA传送控制信号(续) MEMR*:存储器读,三态输出,低电平有效。有效将数据从存储器读出。 MEMW*:存储器写,三态输出,低电平有效。有效将数据写入存储器 READY:准备好。输入,高电平有效。 DMA传送的S3下降沿检测到为低时,插入等待状态Sw,直到READY为高才进入第4个时钟周期S4。 EOP*:过程结束。DMA传送过程结束,输出一个低有效脉冲。外部输入低脉冲信号,则终结DMA传送。 3. 处理器接口信号 DB0~DB7:数据线。用于8237A与微处理器进行数据交换。 A0~A3:地址线。用以选择芯片内部寄存器。 CS*:片选。低有效时,微处理器与8237A通过数据线通信,主要完成对8237A的编程。 IOR*:I/O读。读取8237A内部寄存器。 IOW*:I/O写。写入8237A内部寄存器。 CLK:时钟输入。用来确定8237A的工作速率。 RESET:复位。输入,高电平有效。RESET有效时,清除所有寄存器的内容,控制线浮空,禁止DMA操作,复位之后,必须重新初始化,8237A才能工作。 8237A的两种工作状态 8237A具有两种工作状态 空闲周期: 作为接口电路,受CPU控制的工作状态 有效周期: 作为DMAC控制DMA传送的工作状态 8237A引脚的两种作用 9.3.2 8237A的工作时序·空闲周期 8237A的任一通道都没有DMA请求时 8237A由微处理器控制作为一个接口芯片 CPU可对8237A编程,或从8237A读取状态 8237A采样CS*选片信号,该信号有效,CPU就要对8237A进行读/写操作 8237A还采样通道的请求输入信号DREQ ,该信号有效,就进入有效周期 9.3.2 8237A的工作时序·有效周期 8237A采样到外设有DMA请求,就脱离空闲周期进入有效周期 8237A作为系统的主控芯片,控制DMA传送操作 DMA传送借用系统总线完成,其控制信号以及工作时序类似CPU总线周期 DMA传送时序 S1状态——输出16位存储器地址 AEN输出高电平,表示DMA传送 S2状态——输出D

文档评论(0)

zijingling + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档