Verilog-HDL数字系统设计及其应用-08结构描述.pptVIP

Verilog-HDL数字系统设计及其应用-08结构描述.ppt

  1. 1、本文档共173页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Verilog-HDL数字系统设计及其应用-08结构描述

  由表8.1给出的各个逻辑真值表可以看出,多输入门对输入逻辑状态“x”和“z”的处理方式是相同的;多输入门的输出状态不会是“z”。   对多输入门进行调用的元件实例语句将采用如下格式:   多输入门元件名 驱动强度说明 #( 门级延时量)   实例名 (输出信号端子,输入信号端子1,输入信号端子2,   ……,输入信号端子n);   在上面所示的元件实例语句格式中,与多输入门元件输出端相连的外部信号端子(“输出信号端子”)必须出现在端口连接表的第一项中,与多输入门的各个输入端相连的外部信号端子则只能出现在端口连接表的后面几项内。这些输入信号端子将依次与多输入门的各个输入端相连接。信号端子和元件端口之间的连接关系是采用“端口位置关联方式”来确定的。比如下面几条语句: and A1 (out1,in1,in2) ; or O2 (a,b,c,d); xor X1 (x_out,p1,p2);   分别对多输入门“and ”、“or ”和“xor”进行了调用,其中:   第一条元件调用语句引入了二输入与门的一个实例,它的实例名被指定为“A1”。该实例的输出端被连接到信号端子“out1”,两个输入端分别被连接到信号端子“in1”和“in2”。   第二条元件调用语句引入了三输入或门的一个实例。这个实例的实例名为“O2”,它的输出端被连接到信号端子“a”,三个输入端被分别连接到信号端子“b”、“c”和“d”。   第三条元件调用语句引入了二输入异或门的一个实例,其实例名为“X1”,其输出端被连接到信号端子“x_out”,两个输入端分别被连接到信号端子“p1”和“p2”。   图8.5给出了上述多输入门元件实例的逻辑示意图。   也可以利用一条调用语句来实现对同一多输入门的多次调用,比如下面这条语句: nand NA1(out1,in11,in12), NA2(out2,in21,in22), NA3(out3,in31,in32,in33) ; 就对与非门“nand”进行了三次调用,分别引入了实例名为“NA1”、“NA2”和“NA3”的三个实例,这些实例与外部信号的连接关系如图8.6所示。 图8.5 多输入门元件实例 图8.6 多输入门实例   3. 多输出门   内置多输出门包括如下两种门级元件:   (1) ?buf:缓冲器。   (2) ?not:非门。   这两种逻辑门的共同特点是,允许有多个输出,但只能有一个输入。   这两种多输出门的元件模型可以表示为:   元件名 ( 输出端口1,输出端口2,……,输出端口n,输入端口 ) 其中,“元件名”是元件名称“buf”和“not”之一;端口列表中的最后一项是输入端口,前面的其余端口为输出端口。   表8.2给出了这两种多输出门的逻辑真值表。   由表8.2可以看出,多输出门“buf”和“not”对输入状态“x”和“z”的处理方式是相同的;并且这两种元件的输出状态不会是“z”。   对多输出门进行调用的元件实例语句将采用如下格式:   多输出门元件名 驱动强度说明 # (门级延时量)   实例名(输出信号端子1,输出信号端子2,……,输出信号端子n ,   输入信号端子);   在上述格式中,端口连接表中出现的最后一个信号端子将被连接到多输出门的输入端,而排在前面的其余信号端子将与多输出门的各个输出端依次相连。信号端子和元件端口之间的连接关系是采用“端口位置关联方式”来确定的。   举例来说,如下语句分别对非门和缓冲器进行了调用。 not NOT_1 (out1,out2,in ) ; buf BUF_1 (bufout1,bufout2,bufout3,bufin ); 其中:第一条调用语句引入了二输出非门的一个实例,其实例名为“NOT_1”,该实例的两个输出端分别被连接到信号端子“out1”和“out2”,其输入端被连接到信号端子“in”。   第二条调用语句引入了三输出缓冲器的一个实例,其实例名为“BUF_1”,该实例的三个输出端分别被连接到信号端子“bufout1”、“bufout2”和“bufout3”,其输入端被连接到信号端子“bufin”。   图8.7给出了这些多输出门元件实例的逻辑示意图。 图8.7 多输出门元件实例   4. 三态门   内置三态门包括如下四种元件:   (1) ?bufifl:高电平使能缓冲器。   (2) ?bufif0:低电平使能缓冲器。   (3) ?notifl:高电平使能非门。   (4) ?notif0:低电平使能非门。   这四种逻辑门用来对三态驱动器建模,它们都有一个数据输出端、一个数据输入端和一个控制输入端。   这几种三态门的特点是:它们的数据输出端可以实现三态输出。其元件模型可以表

您可能关注的文档

文档评论(0)

baoyue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档