第2章 80888086微处理器教学提纲.ppt

  1. 1、本文档共87页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
掌握8088CPU的内部结构和特点; 了解8088CPU外部引线及功能; 掌握各内部寄存器的功能; 掌握8088的存储器组织; 了解8088的工作时序。;2.1 8088/86 概述;流水线结构;2.2 8088的内部结构;总线接口单元BIU;8088的内部结构;? 指令队列 8086 的为6个字节, 8088 的为4个字节。 ? BIU 具有预取指令的功能,是一种先进先出(FIFO)的数据结构。不论是8086还是8088都会在执行指令的同时从内存中取下一条或几条指令,取来的指令放在指令队列中. ? 指令执行顺序 顺序指令执行:指令队列存放紧接在执行指令后面的那一条指令。 执行转移指令: BIU 清除指令队列中的内容,从新的地址取入指令,立即送往执行单元,然后再从新单元开始重新填满队列。;执行单元EU;1 2 3 4 ;;并行工作方式:流水线;8088/86 CPU的特点;物理地址 ;1.存储器分段;2.物理地址的形成;用BIU中的地址加法器来实现 8088 可同时访问4个段,4个段寄存器指示了每个段的基地址;;段寄存器:专门存放段地址;各个逻辑段重叠的实例; 各个逻辑段独立的实例;指令的地址固定由CS和IP决定:;3. 逻辑地址与物理地址;[例]; 1. 8088CPU中,若(DS)=6100H,则当前数据段的起始地址是什么?末地址是什么?;练习;练习;4. 内存单元内容的存放及表示;2.4 8088的内部寄存器;2.4 8088 的 内 部 寄 存 器;;段寄存器;指令指针IP;数据寄存器;数据寄存器特有的习惯用法;指针寄存器;BX与BP在应用上的区别;变址寄存器;标志寄存器;进位标志CF(Carry Flag);溢出标志OF(Overflow Flag);什么是溢出;溢出和进位;如何运用溢出和进位;溢出的判断;零标志ZF(Zero Flag);符号标志SF(Sign Flag);奇偶标志PF(Parity Flag);辅助进位标志AF(Auxiliary Carry Flag);中断允许标志IF(Interrupt-enable Flag);陷阱标志TF(Trap Flag);方向标志DF(Direction Flag); ;寄存器与存储器的比较;复习:8088CPU结构特点;复习:8088的存储器组织;2.5 8088 的引脚信号及功能;1. 8088的两种工作模式;1. 8088的两种模式(续);8 0 8 8;8088的引脚图;2. 最小模式的引脚信号;微机的总线结构;“引脚”小结;3. 最大模式的引脚定义(略);“引脚”提问;系 统 总 线 形 成与控制电路;最小模式——仅支持单处理器 主要需解决: 地址与数据的分离 地址锁存 电路实现方案 用3片8位的锁存器8282实现地址锁存。ALE为锁存控制信号,OE*=0使锁存的地址直接输出; 用1片双向三态门8286用作数据总线驱动和隔离,DT/R*作为方向控制,DEN*作为开门信号; 其他控制信号由8088直接产生。 ;三态缓冲器(三态门);双向三态缓冲器;D触发器;三态缓冲锁存器(三态锁存器);AD7~AD0;最大组态的总线形成;2.7 8088的总线时序;8088的总线时序(续);最小组态的总线时序;存储器写总线周期;I/O写总线周期;存储器读总线周期;I/O读总线周期;插入等待状态Tw;插入等待状态Tw;加入TW的总线周期;总线周期;1.了解CPU的基本功能。 2.掌握CPU的内部逻辑结构及基本工作过程。 3.了解流水线技术的初步概念。 4.掌握微机中存储器组成结构(分段),逻辑地址与物理地址概念。 5.了解CPU的外部引脚,掌握主要引脚功能。 6.掌握时钟周期、总线周期及指令周期的定义. 7.了解CPU读、写操作时序。

文档评论(0)

youngyu0301 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档