数字电路不挂科-7-组合逻辑电路[2].pdf

数字电路不挂科-7-组合逻辑电路[2].pdf

  1. 1、本文档共28页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
时序逻辑电路 数字电路不挂科 第七讲 数字电路不挂科 4大模块 5道题目 数字电路不挂科 7. 时序逻辑电路[2] 4. 同步时序逻辑电路的设计 ⼩节1 两种集成计数器 ⼩节2 任意进制计数器的设计 同步时序逻辑电路 的设计 ⼩节3 移位寄存器型计数器 ⼩节4 序列信号发⽣器型计数器 ⼩节5 触发器设计⾃启动时序逻辑电路 数字电路不挂科 7. 时序逻辑电路[2] 4. 同步时序逻辑电路的设计 ⼩节1 两种集成计数器 ⼩节2 任意进制计数器的设计 同步时序逻辑电路 的设计 ⼩节3 移位寄存器型计数器 ⼩节4 序列信号发⽣器型计数器 ⼩节5 触发器设计⾃启动时序逻辑电路 数字电路不挂科 7. 时序逻辑电路[2] 4. 同步时序逻辑电路的设计 3.移位寄存器型计数器 寄存器 ⼀个触发器能够存储 位⼆进制代码, 个触发器 D 1D 1 N 0 Q0 CI 可以组成寄存器,⽤于存储 位⼆进制代码。 N R Q′ 0 74LS 175 4 以边沿触发的 触发器构成的 这个 位寄 D D1 1D Q1 存器为例,其电路如右图所示。 个触发器共同构 CI 4 R Q′ 1 74LS 175 CLK 4 成 的电路,在 上升沿到来时, 个输

文档评论(0)

不二集 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档