第7章可编程逻辑器件.pptx

  1. 1、本文档共47页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第7章 半导体存储器和可编程逻辑器件;7.1 概述;(3)微处理器;2. PLD器件的连接表示方法;(2)门电路表示法;;(3) 阵列图;7.2 半导体存储器;1. 半导体存储器的分类;2. 半导体存储器的主要技术指标;7.2.2 只读存储器(ROM);1. 固定 ROM;地址译码器为二进制译码器,即全译码结构.(地址线为n根,译码器输出为2n根字线,说明存储阵列中有2n个存储单元);(2)一个二极管ROM的例子;;① W0~W3为地址译码器的输出 Wi=mi (mi为地址码组成 的最小项);③ 将地址输入和Fi之间的关系填入真值表得:;④ 阵列图;2.可编程ROM;3.PROM的应用;F1(A,B,C)=Σm(1,5,6,7);;2) 存放数据表和函数表:例如三角函数、对数、乘 法等表格。;7.2.3 随机存取存储器(RAM);1. RAM的结构;3. RAM容量的扩展;(2)RAM的字扩展;7.3 可编程逻辑器件(PLD);PLD的特点;1. PLD的分类 ;可擦除的可编程逻辑器件 (Erasable Programmable Logic Array,简称EPLD) 复杂的可编程逻辑器件 (Complex Programmable Logic Array,简称CPLD) 现场可编程门阵列 (Field Programmable Gate Array,简称FPGA);2. PLD的基本结构 ; 根据与、或阵列的可编程性,PLD分为三种基本结构。;3)或阵列固定,与阵列可编程型结构;7.3.2 可编程阵列逻辑(PAL);PAL的结构代码;;请用PAL16L8实现2×2乘法器(输入A1A0和B1B0分别为两位二进制数,输出为结果F3F2F1F0)。;;3. PAL器件的性能特点;7.3.3 通用阵列逻辑(GAL);;OLMC 结构;7.3.4 复杂的可编程逻辑器件(CPLD) ;7.3.5 现场可编程门阵列(FPGA);7.3.6 PLD的开发过程;PLD的设计流程图

文档评论(0)

wccebooks + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档