数电机逻课件以往8计数器.pptx

  1. 1、本文档共62页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计算机结构与逻辑设计;P.409 3.41; J K J K Qn+1 功能 0 0 0 1 0 置0 0 1 0 0 Qn 保持 1 0 1 1 Qn 翻转 1 1 1 0 1 置1; Q1 Q2 Q3 Q4 Q4 J SH/LD K 74195 CR D1 D2 D3 D4;Q11Q21Q31Q41Q12Q22Q32Q42错误情况;错误情况题3.29:分析图3.29电路,画出其状态转换图。; 外输入: X ; 外输出: Z; 内输入(状态): Q2,Q1; 内输出(激励): D2,D1 一、列方程 ;二、作状态卡诺图;二、作状态卡诺图;二、作状态卡诺图;三、作状态转换图;主要错误1;主要错误;主要错误2;二、作状态卡诺图;二、作状态卡诺图;Q2nQ1n X 00 01 11 10 0 1 Q2n+!;三、作状态转换图;不少人公式用的是Q1n+1 = Xn+Q2n 因而卡诺图中填的是Q2Q1,但卡诺图的坐标使用的是Q2Q1,造成了当前状态与下一状态的不一致。;;实验时间(1班) 平均19.16小时 最高 41.09小时,最少 3.84小时 4人低于10 小时,8人大于25小时 ;;一,复习题;计数器的4个定语是什么?怎样理解?;写出同步模5递减计数器的状态图;100;读74LS193的功能表;读逻辑符号,写出其状态图;;读VHDL语言 CO <=‘1’ WHEN count = 15 AND CI = ‘1’ ELSE CO <= ‘0’; IF N_CR = ‘0’ THEN count <= ‘0000’; ELSIF edge rising (c) THEN IF N_LD = ‘0’ THEN count <= D; ELSIF ( EN = ‘1’ AND CI = ‘1’ ) THEN count <= count + 1; ELSIF count <= count; END IF; END IF;;集成计数器同步级联的要点是什么?; Q1 Q2 Q3 Q4 CO EN LD 74160 CI CR D1 D2 D3 D4; 按下图连接的电路在测试时发现其状态变化规律为: 00—01—02—03—04—05—06—07—08—19—10—11—12—13—14—15—16—17—18—29—20……请分析其原因,并给以纠正。;;画出用74LS160设计的模5计数器的逻辑图。 1.用反馈清 0 法 2.用反馈置数法;Q3 Q2 Q1 Q0; Q1 Q2 Q3 Q4 CO EN LD 74160 CI CR D1 D2 D3 D4;Q3 Q2 Q1 Q0; Q1 Q2 Q3 Q4 CO EN LD 74160 CI CR D1 D2 D3 D4;何谓状态等价?判别等价状态有何用途?;何谓状态编码?状态编码有何意义?;用MSI集成电路设计时序逻辑电路的原则是什么?;;自学内容; § 4.1 基本运算电路的设计方法与电路实现 正规方法 其他思路 P.163全加器电路从何得到? 多位加法器的构成原理 从上述讨论中可对设计方法得出什么结论? ;将多位加法器的超前进位方法与前面关于计数器快速进位相对照,可得出什么结论?(对这两个方法只要一般了解) 通过移位运算的实现方法对整个运算电路的实现方法又可得出什么结论? 比较器的总体思想与级联方法 ;§ 4.2;§ 4.3与§

文档评论(0)

159****9610 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6044052142000020

1亿VIP精品文档

相关文档