汽车综合性能改变论文.docx

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PGE \* MERGEFORMT PGE \* MERGEFORMT 1 汽车综合性能改变论文 可编程逻辑器件(PLD)如FPG和CPLD等提供了最大的硬件灵活性。由于这些器件具有可重编程的特性,开发者得以享受从原型一直到生产阶段随时更新设计的便利。由于PLD设计通过软件位流来进行编程,因而使快速设计修改变得容易而直接,且不存在NRE或掩膜成本。 由于PLD在逻辑密度和封装迁移方面均具有可伸缩性,因此它们同意设计者进行全面的修改而仍保持正确的引脚和逻辑密度。这可实现出色的单位逻辑价格成本点和针对每个设计专门定制的引脚数量。PLD设计由硬件描述语言(HDL)组成,以实现面向嵌入式处理器的逻辑和C源文件。这些设计源文件可用于实现和重配置任何PLD任意次数。设计者还可利用已有设计或设计的特定部分在新项目中重用。这种可伸缩性和代码的重用性幸免了产品过时淘汰并可降低成本,因为开发者可以快速和轻易升级其设计,使之面向最新的低成本器件。我们发现在汽车设计领域有一个普遍的误解,就是以为FPG对于生产而言太贵了。 5年以前,100万系统门售价在45美元左右。今天,同样的100万系统门器件售价不足10美元,而更小的10万系统门售价不足3美元,从而同意将多个组件大规模集成到单个器件内。现在已完全能够将FPG纳入全面生产并达到汽车市场所要求的系统成本目标。 PLD的可编程特性还提供了其他的优势——车内可编程性和重编程性。设备车内可编程性支持在产品部署后也可对其算法和功能进行升级。由于目前的远程信息处理和视频图像识别系统还处在研究与开发的早期阶段,因此现场可升级的能力将会是一种至关重要的资产。随着技术——如图像处理算法——随时间而改进,硬件升级将可在大约几分钟内完成,而无须重新设计SSP或设计一款新的电路板。 例如,在仪表组和中心堆叠显示设计中,LVDS(低压差分信号)收发器已为汽车设计者提供了实现平板显示器(FPD)应用所需的低噪声、高速信号接口。最近,RSDS(低摆幅差分信号)信号接口已被各家显示器制造商采纳。这种新的信号传输技术比LVDS具有许多优点,包括较低动态功耗、进一步降低的辐射EMI、减小的总线宽度、高噪声抑制和高吞吐率,PLD的动态特性再一次为开发者带来优选优势。PLD支持众多I/O信号标准,为开发者提供在其设计中整合新兴技术如RSDS等的选择。通过快速适应变化的标准和采纳最新及最大的技术,公司可为自己制造上市时间优势,确保对任何竞争对手保持优胜。 在汽车设计的可靠性方面,有许多因素需要考虑。虽然ISO-TS16949认证早已为市场所知,设计者仍需更深入一步了解。许多公司通过第三方分包商进行生产。设计者必须确保供应商本身是经过认证的。否则,该提供商的设计和操作流程即未达到工业标准。在汽车远程信息处理应用中,EC-Q100汽车IC应力测试鉴定与PPP文档化也是必须遵循的。 回到技术方面,使用PLD还将提高可靠性。虽然LVDS发射器与接收器配对在市场上早有供货,但采纳PLD可让开发者将收发器集成在单个器件内。PLD不仅提供了各种集成信号传输功能,而且还集成了源和终端电阻。通过消除大量分立元件,设计者可以减少元件数量,从而简化PCB,实现可靠得多的信号传输结构。最终结果将是一个更加成本有效和可靠的系统。 PLD不仅可集成信号传输能力,而且还提供了将整个系统包含在单个可编程器件上的能力,这也包括处理器。通过将整个设计放在单个芯片上,设计者可以减少电路板上的元件数量及相关连接,从而构成一个可伸缩、便携和可靠的系统。例如,色温是车载显示器开发者需要面对的许多图像增强问题之一。世界上的不同区域对色温优选参数的要求不同。通过使用PLD创建一种可伸缩的色温调节解决方案,该解决方案可在许多地理区域内使用,支持多种显示器类型,只需针对地理上优选的色温设置进行微小的调节。平台可伸缩性和设计可靠性丝毫未减,同时还可以节省成本。 大多数PLD具有内置时钟调理功能,以便进行占空比校正和时钟治理,以同意进行时钟操纵。时钟治理器被安置在内部专门的低畸变线上,以实现精确的全局性时钟信号。这种时钟提供了高速时钟设计的完整解决方案,例如图像处理所需要的那些设计。抗畸变的内部和外部时钟消除了时钟分布延迟并提供了高分辨率相移。这些时钟还具有灵活的频率综合功能,可生成输入时钟频率分数或整数倍的时钟频率。可靠的时钟治理系统对时序和操纵电路满足不断增长的显示需求非常有用。 图像缩放需求同样可以采纳PLD来解决。以实时图像尺寸调整为例。线路缓冲器和系数组可通过块RM来实现。其它所有东西,包括垂直和水平乘法器、加法树、定序器与操纵等,可使用PLD内的基本逻辑结构来实现。同时垂直和水平乘法器之

文档评论(0)

HBXTWH + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档